Add to Cart
Reguladores de tenso eletrônicos novos 1.5A das microplaquetas LDO de MCP1727-3302E/MF CI CMOS LDO 3.3V DFN8
Características
• capacidade da corrente de saída 1.5A
• Escala entrada da tenso de funcionamento: 2.3V a 6.0V
• Escala ajustável da tenso da saída: 0.8V a 5.0V
• Tensões fixas padro da saída: - 0.8V, 1.2V, 1.8V, 2.5V, 3.0V, 3.3V, 5.0V
• Outras opções fixas da tenso da saída disponíveis mediante solicitaço
• Baixa tenso da saída: 330 milivolt típicos em 1.5A
• Tolerncia típica da tenso da saída: 0,5%
• Estábulo com o capacitor cermico da saída de 1,0 µF
• Resposta rápida para carregar transeuntes
• Baixa corrente da fonte: µA 120 (típico)
• Baixa corrente da fonte da parada programada: 0,1 µA (típicos)
• Atraso ajustável na boa saída do poder
• Procurar um caminho mais curto a limitaço atual e a proteço de temperatura excessiva
• 3 milímetros x opções de 3 pacotes DFN-8 e SOIC-8 do milímetro
• Passa testes de confiança AEC-Q100 automotivos
Aplicações
• Motorista de alta velocidade Chipset Power
• Cartões da placa traseira dos trabalhos em rede
• Laptop
• Placas de interface de rede
• Computadores de Palmtop
• 2.5V aos reguladores 1.XV
Descriço
O MCP1727 é um baixo regulador linear da saída 1.5A (LDO) que forneça altas tensões atuais e baixas da saída em um pacote muito pequeno. O MCP1727 vem em uma verso da tenso da saída fixa (ou ajustável), com uma escala da tenso da saída de 0.8V a 5.0V. A capacidade da corrente de saída 1.5A, combinada com a baixa capacidade da tenso da saída, faz ao MCP1727 uma boa escolha para as aplicações novas da tenso LDO da saída de sub-1.8V que têm procuras atuais altas.
O MCP1727 é estável usando os capacitores cermicos da saída que fornecem inerentemente um ruído mais a rendimento baixo e para reduzir o tamanho e o custo da soluço inteira do regulador. Somente 1 µF da capacidade de saída é necessário estabilizar o LDO
Usando a construço do CMOS, a corrente quieta consumida pelo MCP1727 é tipicamente menos do µA 120 sobre a escala de tenso de entrada inteira, fazendo o atrativo para as aplicações de computaço portáteis que exigem a corrente a rendimento elevado. Quando interrompida, a corrente quieta é reduzida a menos de 0,1 µA.
A tenso reduzida proporcionalmente da saída é monitorada internamente e uma boa (PWRGD) saída do poder é fornecida quando a saída está dentro de 92% do regulamento (típico). Um capacitor externo pode ser usado no pino de CDELAY para ajustar o atraso de 200 µs Senhora 300.
A temperatura excessiva e para procurar um caminho mais curto a atual-limitaço para fornecer a proteço adicional para o LDO durante condições de falha do sistema.
Categoria de produto: | Reguladores de tenso de LDO |
SMD/SMT | |
DFN-8 | |
3,3 V | |
1,5 A | |
1 saída | |
Positivo | |
220 A | |
2,3 V | |
6 V | |
DB 60 | |
Fixado | |
- 40 C | |
+ 125 C | |
330 milivolt | |
MCP1727 | |
Tubo | |
Tenso da saída - máxima: | 550 milivolt |
Ib - corrente diagonal entrada: | 120 A |
Linha regulamento: | 0.05% /V |
Regulamento da carga: | 0.5% |
Tipo de produto: | Reguladores de tenso de LDO |
Tenso da referência: | 0,41 V |
120 | |
Subcategoria: | PMIC - Gesto CI do poder |
Tolerncia: | 2% |
Preciso de Voltage Regulation: | 0.5% |
Peso de unidade: | 0,001319 onças |