
Add to Cart
Microplaqueta de IC do circuito integrado de SN65LVDS048APWR
LINHA DIFERENCIAL RECEPTOR Package16-TSSOP do QUADRILÁTERO de LVDS
Estado do produto
|
Ativo
|
|
Tipo
|
Receptor
|
|
Protocolo
|
LVDS
|
|
Número de motoristas/receptores
|
0/4
|
|
Duplex
|
-
|
|
Taxa de dados
|
400Mbps
|
|
Tensão - fonte
|
3V ~ 3.6V
|
|
Temperatura de funcionamento
|
-40°C ~ 85°C
|
|
Montando o tipo
|
Montagem de superfície
|
|
Pacote/caso
|
16-TSSOP (0,173", largura de 4.40mm)
|
|
Pacote do dispositivo do fornecedor
|
16-TSSOP
|
Características
• >400 Mbps (200 megahertz) que sinaliza taxas
• Corra através de Pinout simplifica a disposição do PWB
• enviesamento do Canal-à-canal de 50 picosegundos (tipo)
• um enviesamento diferencial de 200 picosegundos (tipo)
• Tempos de atraso 2,7 ns da propagação (tipo)
• projeto da fonte de alimentação 3.3-V
• A impedância alta LVDS entra no poder para baixo
• Dissipação da baixa potência (40 mW em uma estática de 3,3 V)
• Aceita níveis de sinal diferencial pequenos do balanço (350 milivolt)
• Apoia a segurança contra falhas entrada aberta, curto, e terminada
• Variação da temperatura de funcionamento industrial (– 40°C a 85°C)
• Conforma-se ao padrão de TIA/EIA-644 LVDS
• Disponível em pacotes de SOIC e de TSSOP
• Pin-compatível com o DS90LV048A de nacional