Guangzhou Topfast Technology Co., Ltd.

Best Service, Best PLC China's largest one-stop PLC sourcing centre

Manufacturer from China
Dos Estados-activa
3 Anos
Casa / Produtos / BOM Electronic Components /

Circuitos integrados 12-BIT TMS320F2812ZAYA do SI de uma parada

Contate
Guangzhou Topfast Technology Co., Ltd.
Cidade:guangzhou
Província / Estado:guangdong
País / Região:china
Pessoa de contato:MsZhang
Contate

Circuitos integrados 12-BIT TMS320F2812ZAYA do SI de uma parada

Pergunte o preço mais recente
Number modelo :TMS320F2812ZAYA
Quantidade de ordem mínima :1 parte
Termos do pagamento :T/T
Prazo de entrega :2~8 dias úteis
Tipo :Texas Instruments
Certificado :/
MODELO :TMS320F2812ZAYA
MOQ :1 PC
Entrega :2~8 dias úteis
Pagamento :T/T
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Componentes eletrônicos Texas Instruments /TI TMS320F2812ZAYA de IC

Processador central C28x
Frequência (megahertz) 150
Memória Flash (KB) 256
RAM (KB) 36
Definição do CAD 12-bit
Processamento total (MIPS) 150
Características 2-pin oscilador, temporizadores de 32 bits do processador central, relação externo da memória, temporizador de cão de guarda
UART 2
LATA (#) 1
filtro do Sigma-delta 0
PWM (Ch) 16

 

Características para o TMS320F2812

  • Tecnologia estática de capacidade elevada do CMOS
    • 150 megahertz (tempo de ciclo 6.67-ns)
    • Baixa potência (1.8-V núcleo em 135 megahertz, núcleo 1.9-V em 150 megahertz, projeto de 3.3-V I/O)
  • Apoio da varredura do limite de JTAG
    • Porta de acesso padrão do teste de IEEE do padrão 1149.1-1990 de IEEE e arquitetura da Limite-varredura
  • Processador central de 32 bits de capacidade elevada (TMS320C28x)
    • operações do MAC do × 32 de 16 × 16 e 32
    • 16 MAC duplo do × 16
    • Arquitetura do ônibus de Harvard
    • Operações atômicas
    • Resposta e processamento rápidos da interrupção
    • Modelo de programação unificado da memória
    • programa de 4M/alcance lineares endereço de dados
    • Código-eficiente (em C/C++ e em conjunto)
    • Código fonte do processador de TMS320F24x/IF240x compatível
  • memória da Em-microplaqueta
    • Até 128K o flash do × 16 (quatro setores do × 16K 16 de 8K × 16 e seis)
    • 1K ROM do × 16 OTP
    • L0 e L1: 2 blocos 4K do × 16 cada Único-acesso RAM (SARAM)
    • H0: 1 bloco 8K do × 16 SARAM
    • M0 e M1: 2 blocos do × 1K 16 cada SARAM
  • ROM da bota (4K × 16)
    • Com modos da bota do software
    • Tabelas padrão da matemática
  • Relação externo (F2812)
    • Sobre a memória total do × 16 de 1M
    • Estados de espera programáveis
    • Sincronismo de leitura/gravação programável do estroboscópio
    • A microplaqueta três individual seleciona
  • Endianness: Pouco endian
  • Controle do pulso de disparo e de sistema
    • oscilador da Em-microplaqueta
    • Módulo do temporizador de cão de guarda
  • Três interrupções externos
  • Bloco periférico da expansão da interrupção (TORTA) que apoia 45 interrupções periféricas
  • Três temporizadores de 32 bits do processador central
  • chave/fechamento da segurança 128-bit
    • Protege flash/OTP e L0/L1 SARAM
    • Impede a engenharia reversa dos firmware
  • Periféricos do controlo do motor
    • Dois gerentes do evento (EVA, EVB)
    • Compatível aos dispositivos 240xA
  • Periféricos da porta de série
    • Relação periférica de série (SPI)
    • Duas relações de comunicações de série (SCIs), UART padrão
    • Controlador aumentado Area Network (eCAN)
    • Porta de série protegida Multichannel (McBSP)
  • 12-bit CAD, 16 canais
    • 2 multiplexer da entrada do canal do × 8
    • Amostra-e-posse dois
    • Únicas/conversões simultâneas
    • Taxa de conversão rápida: 80 ns/12.5 MSPS
  • Até 56 pinos de uso geral do I/O (GPIO)
  • Características avançadas da emulation
    • Funções da análise e do ponto de ruptura
    • O tempo real elimina erros através do hardware
  • As ferramentas de desenvolvimento incluem
    • Compilador/montador/linker do ANSI C/C++
    • ™ IDE de Studio do compositor do código
    • DSP/BIOS™
    • Controladores da varredura de JTAG
      • Porta de acesso padrão do teste de IEEE do padrão 1149.1-1990 de IEEE e arquitetura da Limite-varredura
  • Modos da baixa potência e economias do poder
    • INATIVOS, À ESPERA, os modos da PARADA apoiaram
    • Desabilite pulsos de disparo periféricos individuais
  • Opções do pacote
    • 179-ball MicroStar BGA™ com relação externo da memória (GHH, ZHH) (F2812)
    • quadrilátero Flatpack do perfil baixo 176-pin (LQFP) com relação externo da memória (PGF) (F2812)
    • 128-pin LQFP sem relação externo da memória (PBK) (F2810, F2811)
  • Opções da temperatura
    • : – 40°C a 85°C (GHH, ZHH, PGF, PBK)
    • S: – 40°C a 125°C (GHH, ZHH, PGF, PBK)
    • Q: – 40°C a 125°C (PGF, PBK) (qualificação AEC-Q100 para aplicações automotivos)
Inquiry Cart 0